關(guān)于ddr2和ddr3的區(qū)別肉眼,ddr2和ddr3的區(qū)別這個問題很多朋友還不知道,今天小六來為大家解答以上的問題,現(xiàn)在讓我們一起來看看吧!
1、嚴(yán)格的說DDR應(yīng)該叫DDR SDRAM,人們習(xí)慣稱為DDR,部分初學(xué)者也??吹紻DR SDRAM,就認(rèn)為是SDRAM。
2、DDR SDRAM是Double Data Rate SDRAM的縮寫,是雙倍速率同步動態(tài)隨機(jī)存儲器的意思。
3、DDR內(nèi)存是在SDRAM內(nèi)存基礎(chǔ)上發(fā)展而來的,仍然沿用SDRAM生產(chǎn)體系,因此對于內(nèi)存廠商而言,只需對制造普通SDRAM的設(shè)備稍加改進(jìn),即可實(shí)現(xiàn)DDR內(nèi)存的生產(chǎn),可有效的降低成本。
4、SDRAM在一個時鐘周期內(nèi)只傳輸一次數(shù)據(jù),它是在時鐘的上升期進(jìn)行數(shù)據(jù)傳輸;而DDR內(nèi)存則是一個時鐘周期內(nèi)傳輸兩次次數(shù)據(jù),它能夠在時鐘的上升期和下降期各傳輸一次數(shù)據(jù),因此稱為雙倍速率同步動態(tài)隨機(jī)存儲器。
5、DDR內(nèi)存可以在與SDRAM相同的總線頻率下達(dá)到更高的數(shù)據(jù)傳輸率。
6、與SDRAM相比:DDR運(yùn)用了更先進(jìn)的同步電路,使指定地址、數(shù)據(jù)的輸送和輸出主要步驟既獨(dú)立執(zhí)行,又保持與CPU完全同步;DDR使用了DLL(Delay Locked Loop,延時鎖定回路提供一個數(shù)據(jù)濾波信號)技術(shù),當(dāng)數(shù)據(jù)有效時,存儲控制器可使用這個數(shù)據(jù)濾波信號來精確定位數(shù)據(jù),每16次輸出一次,并重新同步來自不同存儲器模塊的數(shù)據(jù)。
7、DDL本質(zhì)上不需要提高時鐘頻率就能加倍提高SDRAM的速度,它允許在時鐘脈沖的上升沿和下降沿讀出數(shù)據(jù),因而其速度是標(biāo)準(zhǔn)SDRA的兩倍。
8、從外形體積上DDR與SDRAM相比差別并不大,他們具有同樣的尺寸和同樣的針腳距離。
9、但DDR為184針腳,比SDRAM多出了16個針腳,主要包含了新的控制、時鐘、電源和接地等信號。
10、DDR內(nèi)存采用的是支持2.5V電壓的SSTL2標(biāo)準(zhǔn),而不是SDRAM使用的3.3V電壓的LVTTL標(biāo)準(zhǔn)。
11、DDR2內(nèi)存起始頻率從DDR內(nèi)存最高標(biāo)準(zhǔn)頻率400Mhz開始,現(xiàn)已定義可以生產(chǎn)的頻率支持到533Mhz到667Mhz,標(biāo)準(zhǔn)工作頻率工作頻率分別是200/266/333MHz,工作電壓為1.8V。
12、DDR2采用全新定義的240 PIN DIMM接口標(biāo)準(zhǔn),完全不兼容于DDR的184PIN DIMM接口標(biāo)準(zhǔn)。
13、DDR2和DDR一樣,采用了在時鐘的上升延和下降延同時進(jìn)行數(shù)據(jù)傳輸?shù)幕痉绞剑亲畲蟮膮^(qū)別在于,DDR2內(nèi)存可進(jìn)行4bit預(yù)讀取。
14、兩倍于標(biāo)準(zhǔn)DDR內(nèi)存的2BIT預(yù)讀取,這就意味著,DDR2擁有兩倍于DDR的預(yù)讀系統(tǒng)命令數(shù)據(jù)的能力,因此,DDR2則簡單的獲得兩倍于DDR的完整的數(shù)據(jù)傳輸能力。
15、DDR2內(nèi)存技術(shù)最大的突破點(diǎn)其實(shí)不在于所謂的兩倍于DDR的傳輸能力,而是,在采用更低發(fā)熱量,更低功耗的情況下,反而獲得更快的頻率提升,突破標(biāo)準(zhǔn)DDR的400MHZ限制。
16、 最后說下DDR3其實(shí)它相對來說我覺得叫DDR2pro應(yīng)該更為貼切.因?yàn)樗鋵?shí)是DDR2的延伸..只是提升了頻率降低了能耗..實(shí)際的技術(shù)并沒有特別的變化現(xiàn)在DDR3內(nèi)存相對來說似乎還是一些中高檔顯卡用的,系統(tǒng)用到的還比較少..。
本文分享完畢,希望對大家有所幫助。
標(biāo)簽:
免責(zé)聲明:本文由用戶上傳,如有侵權(quán)請聯(lián)系刪除!